Siamo alla ricerca di un FPGA Engineer/VHDL Designer da inserire su interessanti progetti interni dell’azienda.
Competenze richieste:
Esperienza di almeno 3 anni nella progettazione di circuiti digitali di media/alta complessità nei principali linguaggi di descrizione dell’HW (VHDL, SystemVerilog) su tecnologia FPGA;
Esperienza di almeno 2 anni nella verifica delle funzionalità di un circuito digitale tramite simulazione RTL (e.g., in ambiente ModelSim);
Capacità di utilizzo dei tool di implementazione dei principali vendor FPGA, quali Xilinx Vivado e Intel Quartus;
Solida comprensione delle problematiche di timing, dalla definizione dei constraint all’analisi dei report e alla risoluzione delle violazioni;
Conoscenza dei principali protocolli di comunicazione seriali (e.g., UART, SPI, I2C);
Familiarità con il design di sistemi basati su microprocessore hard-core (e.g., Xilinx Zynq) e soft-core (e.g., Intel Nios II), quindi con i protocolli AXI e Avalon;
Esperienza di integrazione e verifica di design FPGA su scheda, tramite utilizzo di strumentazione da laboratorio elettronico (e.g., alimentatori, multimetri, generatori di forme d’onda, oscilloscopi);
Completano il profilo:
Capacità di integrarsi in team multidisciplinari;
Capacità di pianificazione e autonomia.
Sede di lavoro: Cologno Monzese (MI) con possibilità di smart working.
La RAL sarà commisurata all’esperienza.
L’annuncio è rivolto ad entrambi i sessi, ai sensi delle leggi 903/77 e 125/91 e a persone di tutte le età e nazionalità, ai sensi dei D.Lgs. 215/03 e 216/03.
Si informano i candidati che, inviando la candidatura, tutti i dati verranno trattati secondo quanto previsto dalla nostra informativa privacy, visionabile al seguente link https://www.teoresigroup.com/privacy-notice-recruitment/.